Erstmal vielen Dank für die konstruktiven Antworten,

das Problem ist gelöst, ich habe am Anfang der ISR die Deaktivierung
des Interrupts entfernt. Gegen Ende der ISR habe ich GIFR.6 = 1
eingefügt und damit die INT0-Anforderung gelöscht.
Die Test-ISR läuft jetzt nur einmalig, wie gewünscht.

Ob bei eingeschalteten INT0-Interrupt der PIN sich noch pollen lässt,
muss ich noch ausprobieren, jedoch bin auch ich der Meinung, dass
Interuptroutinen kurz sein sollten, darum steht noch Finetuning an.

Der IR-Empfänger wird übrigens über einen RC-Tiepass mit Ub versorgt,
um die Störsicherheit zu erhöhen, deshalb ist ein 4093-Gatter
nachgeschaltet. Um die Frage zu beantworten; der 4093 ist ein
4-fach CMOS-NAND-Gatter, dessen Eingänge Schmitt-Trigger-
Eigenschaften hat, übrigens ein sehr universell verwendbarer IC.

VG Micha