Ich habe eine verständisfrage bezüglich PMOS-Transistoren z.B. IRF9530N. So weit ich weiß soll bei einer UGS<0V der PMOS-Transistor leitend werden und bei UGS>=0V sperren. Oder?
Wenn man aber Source-Anschluss an +15V anschließt und Last an Drain und das Gate mit 0V ansteuert (ICL7667) wird der Transistor leitend und bei UGS>=0V sperrt. Der Treiber-ICL 7667 generiert die Steuerspannungen.
Normalerweise braucht der Transistor ja eine negative Spannung am Gate damit er leitend werden kann. Wie geht das?
Lesezeichen