- Akku Tests und Balkonkraftwerk Speicher         
Ergebnis 1 bis 2 von 2

Thema: VHDl-AMS Fragen

  1. #1
    Neuer Benutzer Öfters hier
    Registriert seit
    09.05.2007
    Beiträge
    21

    VHDl-AMS Fragen

    Anzeige

    Praxistest und DIY Projekte
    Hey, hoffe hier findet sich jemand der etwas Ahnung von VHDL-AMS hat.

    Habe ein paar simple Fragen weil es unser Prof. nicht sehr gut erklähren kann

    1. Wann braucht ich bei den Entityports eine Quantity und wann ein Terminal ?

    habe zb. den Beispielcode:
    Code:
    entity adc is
    port (quantity gain: in voltage;
            terminal a: electrical);
    end entity adc
    
    architecture ideal of adc is
    
    quantity v_in across a;
    
    ......
    also wenn ich ein Terminal benutze muss ich diesem IMMER Fluß oder zweiggrößen in der architecture zuordnen (zb.: quantity v_in across a damit ich damit arbeiten kann ??

    Ich habe mir das so erklährt das ich bei den Ports eine quantity nehme wenn es klar als ein oder ausgang sehen kann, wenn es nur eine "allgemeine Verbindung" zur Außenwelt ist dann ein Terminal ? Also bei dem Beispiel wird das Terminal a aber auch nur als Eingang benutzt....

    2. Wann brauche ich eine Nature ?? Wenn ich eine Variable für analogwerte brauche kann ich doch schreiben
    Code:
    quantity spannung : voltage

    3. Wenn ich ein Terminal mit einer Quantity verknüpft habe zb.
    Code:
    terminal analog_out : electrical
    
    quantity v across i through analog_out
    Kann ich dann das Ergebniss einer Rechnung innerhalb eines Prozesses direkt der Quantity v und damit dem Terminal analog_out zuweisen oder muss ich das über einen "zwischensignal" machen ?

    Ich frage deswegen:
    Code:
    architecture .....
    signal s_out: real := 0.0;
    
    process (....) is
    begin
           s_out<= .........;
    end process;
    v==s_out;
    Hätte man sich nicht den Umweg über s_out sparen können und direkt auf v gehen können ?

    4.
    Code:
    .......
    port(signal bus_in : in std_logic_vector(11 downto 0));
    .....
    
    for i in bus_in'range loop
    ......
    end loop;
    Bedeutet das 'range das die Schleife so oft durchlaufen wird wie es Bitstellen beim Signal bus_in gibt ?


    Hoffe ihr könnt einen Armen Studenten helfen, danke

  2. #2
    Erfahrener Benutzer Roboter Genie Avatar von malthy
    Registriert seit
    19.04.2004
    Ort
    Oldenburg
    Beiträge
    1.379
    Moin! mit VHDL Fragen bist Du bei mikrocontroller.net vermutlich besser aufgehoben, da gibt's ein eigenes Unterforum dafür. Gruß, Malte.

Ähnliche Themen

  1. [VHDL] Globale Variable/Signal?
    Von redraven im Forum Microcontroller allgemeine Fragen/Andere Microcontroller
    Antworten: 12
    Letzter Beitrag: 20.12.2010, 15:39
  2. neu hier - und Fragen über Fragen
    Von wolfi1956 im Forum Staubsaugerroboter / Reinigungs- und Rasenmähroboter
    Antworten: 7
    Letzter Beitrag: 09.03.2010, 22:39
  3. VHDL unerklährliche Wartezeit nach Tastendruck
    Von todo im Forum Microcontroller allgemeine Fragen/Andere Microcontroller
    Antworten: 3
    Letzter Beitrag: 24.09.2009, 01:25
  4. Rasenmähroboter fragen zur lenkung und mehr fragen :-)
    Von andiwalter im Forum Staubsaugerroboter / Reinigungs- und Rasenmähroboter
    Antworten: 11
    Letzter Beitrag: 11.05.2009, 19:25
  5. Asuro-Fragen über Fragen
    Von Meur im Forum Asuro
    Antworten: 27
    Letzter Beitrag: 13.08.2007, 00:49

Berechtigungen

  • Neue Themen erstellen: Nein
  • Themen beantworten: Nein
  • Anhänge hochladen: Nein
  • Beiträge bearbeiten: Nein
  •  

LiFePO4 Speicher Test