Naja das ist schon alles richtig, weiß auch was eine Gegentaktendstufe ist, das problem ist bloß die niedrige Gatespannung, wenn der npn geschaltet ist. Du hast ca. 4,3V, wenn der npn nach high schaltet.

Das es andersrum invertiert ist, ist richtig und klar, aber die meisten FET's benötigen ja etwas mehr Spannung als z.B. 5V Logiklevel, was u.a. in dem Thread schon besprochen wurde.!

Also PNP nach oben, noch ne Steuerstufe vor und der npn nach unten.

Klar es geht auch so, ist ja auch richtig, aber in der Praxis vielleicht nicht ausreichend, alles schon probiert.

Schonmal simuliert?