Hallo,
so ein FET-Eingang ist super-hochohmig und hängt frei in der Luft; es fließt also kein Strom in das Gate des Eingangstransistors.
Das Gate ist wie ein kleiner Kondensator und wird mit Spannung angesteuert und kurz auf die 'neue Spannungs-Situation' umgeladen. Da kannst Du mit dem Ohmschen Gesetzt nicht viel anfangen.
Der Widerstand gibt also +5V an den Eingang, der (Gate-) Kondensator wird kurz auf +5V umgeladen und hat somit logisch 1 = High-Pegel an seinem Eingang.
Jetzt kannst Du natürlich diesen Eingang über einen Taster auf GND-Potential ziehen. Durch den 10k-Widerstand fließt dann ein kleines Strömchen über den Schaltkontakt nach GND, der (Gate-) Kondensator wird kurz auf GND-Pegel umgeladen und hat dann logisch 0 = Low-Pegel.
Deshalb müssen bei CMOS-Bausteinen ALLE Eingänge auf Low- oder High-Pegel gelegt werden und dürfen nicht offen bleiben.
Das gilt nicht für TTL-ICs wie z.B. die 74-er (Ausnahme natürlich die CMOS-Varianten 74HCxx und 74HCTxx).
Lesezeichen